prosessorer

Amd milan, neste generasjons epyc cpus ville ha 15 dø

Innholdsfortegnelse:

Anonim

Det ser ut til at AMD jobber med noe veldig interessant. I følge kilder jobber de aktivt med en 15-die design for EPYC AMD Milan. Tatt i betraktning at en av disse må være en IO-form, innebærer dette at det vil være minst en Milan-variant med 14 dies sammenlignet med 8 i Roma.

AMD Milan, EPYC-prosessorene i neste generasjon ville hatt 15 dies

I følge Wccftech spør jeg en ingeniør, noen av disse 14 diesene skulle være ment å være HBM-minne.

8 DDR4-kanaler har bare nok tilgjengelig båndbredde til å håndtere 10 CPU-matriser (80 CPU-kjerner) maksimalt. Dette betyr at de leter etter en 8 array layout (64 CPU-kjerner) eller en 10 array layout når det kommer til CPU-siden. Etterlater IO-matrisen til side, etterlater dette 6 eller 4 dører uten regnskap for og vil sannsynligvis ende opp som HBM-minne, ifølge spekulasjoner.

HBM kan tilby betydelig akselerasjon, men dette innebærer at denne spesielle varianten vil bruke en interposer. I et nøtteskall betyr dette at med mindre AMD bestemmer seg for å utsette denne varianten til DDR5, så er det enten en 8 + 6 + 1-konfigurasjon (CPU + HBM + IO) eller en 10 + 4 + 1-konfigurasjon (CPU + HBM + IO).

Besøk vår guide for de beste prosessorene på markedet

Et interposerbasert design med innebygd HBM vil kunne tilby mye raskere tilgang og overføringstid enn tradisjonelt DDR-basert minne, der DDR-kanalen kan fungere som en flaskehals. Dette kommer til å resultere i betydelige akselerasjoner for applikasjoner som er avhengige av minne.

Det er verdt å nevne at tidligere lekkasjer har påpekt at AMD Milan har en 8 + 1-design. Avhengig av hvordan det blir tolket, kan det bety at Milan ville ha to varianter. Vi vil holde deg informert.

Wccftech font

prosessorer

Redaktørens valg

Back to top button