prosessorer

Western digital kunngjør risc swerv-prosessor

Innholdsfortegnelse:

Anonim

Western Digital har jobbet med RISC-V Open Instruction Set Architecture (ISA), der alle kan produsere en prosessordesign uten å betale noe i royalty eller lisensavgift. Den har endelig kunngjort SweRV RISC-V-prosessoren med Open Source-lisens.

Ny SweRV RISC-V-prosessor med Open Source-lisens

I 2017 lovet selskapet å bytte til RISC-V i sine lagringsbehandlingsprodukter, med tanke på levering av en milliard kjerner i løpet av de neste to årene. Nvidia har også begynt å flytte fra proprietære kjerner til RISC-V for å drive input / output på grafikkproduktene sine, Rambus bruker RISC-V for sikkerhetsdeler, og har til og med funnet veien inn i SSD-lagringskontrollere.

Vi anbefaler at du leser artikkelen vår på Windows 10 ARM vil kunne kjøre 64-biters applikasjoner

Kjernen i selve SweRV er en toveis superscalar implementering av 32-biters-varianten av ISA RISC-V, med en ni-trinns rørledning som kan laste flere instruksjoner, for samtidig utførelse i orden. For øyeblikket distribuert på en 28nm CMOS-prosessnode kjører kjernen på opptil 1, 8 GHz og oppnår en estimert gjennomstrømning på 4, 9 CoreMarks per megahertz.

Western Digital har bekreftet at de planlegger å ikke bare bruke SweRV i egne produkter, men også lansere den under en åpen kildekodelisens. Det har allerede gjort det med to støttende teknologier: SweRV Instruction Set Simulator (ISS), som interessenter kan teste kjernen gjennom; og OmniXtend, som implementerer konsekvent hurtigminne over et Ethernet-stoff, med fokus på alt fra CPU-er til GPU-er og maskinlæringsprosessorer.

SweRV lanseres i første kvartal av 2019, bekreftet Western Digital. Hva synes du om kunngjøringen om denne SweRV RISC-V-prosessoren med Open Source-lisens?

Techpowerup font

prosessorer

Redaktørens valg

Back to top button